登入
選單
返回
Google圖書搜尋
Eine Tcl-basierte Methode zur Fehlerinjektion und Fehlereffektsimulation/-emulation auf Xilinx-FPGAs
Thomas Schweizer
Murat Simsek
Oliver Bringmann
Wolfgang Rosenstiel
出版
2016
URL
http://books.google.com.hk/books?id=CQGanQAACAAJ&hl=&source=gbs_api
註釋
Zusammenfassung: Abstract. Frameworks wie RapidSmith und Torc ermöglichen die Entwicklung von CAD Werkzeugen für Xilinx FPGAs. Aber, diese Frameworks basieren auf der Xilinx Design Language (XDL), die mit der Einführung der Vivado Tool Suite nicht mehr fortgeführt wird. In diesem Beitrag präsentieren wir eine Fehlerinjektionsumgebung, die auf dem Tcl-basierten Entwurfsfluss der Vivado Tool Suite aufbaut. Unsere Tcl-App ermöglicht Stuck-at-Fehler in beliebige digitale Schaltungen zu injizieren. Die vorliegende Implementierung unterstützt einen hybriden Fehlerinjektionsansatz, d.h. ein FPGA-Design mit einem Stuck-at-Fehler kann zum einen in der Vivado Umgebung simuliert zum anderen auf dem FPGA emuliert werden